Скачать презентацию
Идет загрузка презентации. Пожалуйста, подождите
Презентация была опубликована 11 лет назад пользователемЕвгений Селиванов
1 ПНА Микропрограммная память A D Статусный регистр MUX D A DB Секвенсор D Y сс I Регистр команд КОП признаки на остальные устройства Адрес перехода/константа Структура микропрограммного устройства управления IA Поле управления секвенсором (формировани ем адреса μ-команды)
2 Конвейеризация на уровне микрокоманд Формирование адреса микрокоманды i Чтение микрокоманды i Исполнение микрокоманды i Без конвейерных регистров С регистром микрокоманд Формирование адреса микрокоманды i Чтение микрокоманды i Исполнение микрокоманды i Формирование адреса микрокоманды i+1 Чтение микрокоманды i+1 Исполнение микрокоманды i+1 Формирование адреса микрокоманды i+1 Чтение микрокоманды i+1 Исполнение микрокоманды i+1 С двумя конвейерными регистрами Формирование адреса микрокоманды i Чтение микрокоманды i Исполнение микрокоманды i Формирование адреса микрокоманды i+1 Чтение микрокоманды i+1 Исполнение микрокоманды i+1 Формирование адреса микрокоманды i+2 Чтение микрокоманды i+2 Исполнение микрокоманды i+2
3 Регистр микрокоманд Поле управления секвенсором (формировани ем адреса μ-команды) ПНА Микропрограммная память A D Статусный регистр MUX D A DB Секвенсор D Y сс I Регистр команд КОП признаки на остальные устройства Адрес перехода/константа Структура микропрограммного устройства управления IA Регистр адреса μ-команды
4 Память нанокоманд Память микрокоманд IA Поле управления секвенсором (формировани ем адреса μ-команды) ПНА A D Статусный регистр MUX D A DB Секвенсор D Y сс I Регистр команд КОП признаки на остальные устройства Адрес перехода/константа 2-х уровневое микропрограммное управление A D
Еще похожие презентации в нашем архиве:
© 2024 MyShared Inc.
All rights reserved.