Скачать презентацию
Идет загрузка презентации. Пожалуйста, подождите
Презентация была опубликована 11 лет назад пользователемТимофей Найденов
1 Логический конструктор MMLogic (продолжение) Программа для моделирования логических и физических элементов компьютера © Глезденев В.И. учитель информатики выс. квал. кат.
2 Триггер Триггер это электронная схема, широко применяемая в регистрах компьютера для надёжного запоминания одного разряда двоичного кода. Триггер имеет два устойчивых состояния, одно из которых соответствует двоичной единице, а другое двоичному нулю. Поскольку один триггер может запомнить только один разряд двоичного кода, то для запоминания байта нужно 8 триггеров, 10 для запоминания килобайта, соответственно, 8 х 2 10 = 8192 триггеров. Современные микросхемы памяти содержат миллионы триггеров.
3 Работа триггера Данные схемы реализовать в программе MMLogic Если данная схема не работает с узлами, то попробуйте сделать ее без узлов.
4 Работа с текстом. Данные схемы реализовать в программе MMLogic Для того, чтобы работал селектор с текстовым файлом, необходимо: а) набрать текст (желательно 16 строк 0-15) и его сохранить; б) установить текстовое окно, ПКМ – Properties: Multiple и связь с файлом (Browse…) в) установить соответствующую связь, при щелчке мышкой по селектору будет отображаться строка, показывающая стрелкой.
5 АЛУ в действии Данные схемы реализовать в программе MMLogic
6 Селектор, изображение, клавиатура и дисплей. Данные схемы реализовать в программе MMLogic Рисунки взять на сервере: логика – MMLogic - Pic_Logic и скопировать себе в папку (все от 0 до 15) Настройка элемента изображение на семейство рисунков осуществляется в свойствах (properties), аналогично тексту. Связь установить с рисунком SLOT0
7 Датчик случайных чисел Данные схемы реализовать в программе MMLogic Случайное изображение.
8 1 Логическая схема одноразрядного двоичного сумматора на два входа (полусумматор)
9 ABSP Таблица истинности: Данную схему реализовать в программе MMLogic Логическая схема одноразрядного двоичного сумматора на 2 входа (полуссуматор).
10 Условное обозначение одноразрядного двоичного сумматора на три входа Сумматор служит, прежде всего, центральным узлом арифметико-логического устройства компьютера, однако он находит применение также и в других устройствах компьютера.
11 Логические схемы одноразрядного двоичного сумматора на 3 входа. с с ABCSP Таблица истинности:
12 Логические схемы одноразрядного двоичного сумматора на 3 входа. Реализация схемы б) в MMLogic схему в) реализовать самостоятельно
13 Сумматор это электронная логическая схема, выполняющая суммирование двоичных чисел Многоразрядный двоичный сумматор, предназначенный для сложения многоразрядных двоичных чисел, представляет собой комбинацию одноразрядных сумматоров. Схема вычисления суммы C = (с 3 c 2 c 1 c 0 ) двух двоичных трехразрядных чисел A = (a 2 a 1 a 0 ) и B = (b 2 b 1 b 0 ) имеет вид:
14 Сумматор двух трехбитных числа: А (а0, а1, а2) и В (b0, b1, b2): первым идет сумматор на 2 входа, все остальные - на 3 входа: a0a0a0a0 b0b0b0b0 s p a1 b1 s p a2 b2sp c0c0c0c0 c1 c2c3 a2a1a0b2b1b0c3c2c1c Таблица истинности: (Рассмотрены не все варианты) Данную схему реализовать в программе MMLogic самостоятельно
15 Действие счетчика на 4 бита. Данные схемы реализовать в программе MMLogic
16 0 разряд 1 разряд 2 разряд Каскад из 3-х счетчиков на 4 бита. Данные схемы реализовать в программе MMLogic
17 Работа 8-ми разрядного элемента памяти Внимание! Данную схему можно не собирать.
18 Постоянно меняющееся случайное изображение. Каскад счетчиков служит замедлителем смены рисунка. Данные схемы реализовать в программе MMLogic
Еще похожие презентации в нашем архиве:
© 2024 MyShared Inc.
All rights reserved.