Скачать презентацию
Идет загрузка презентации. Пожалуйста, подождите
Презентация была опубликована 12 лет назад пользователемivk.ulstu.ru
1 Микроконтроллеры AVR семейства Mega
2 Отличительные особенности FLASH-память программ объемом от 8 до 256 Кбайт (число циклов стирания/записи не менее ); оперативная память (статическое ОЗУ) объемом от 512 байт до 8 Кбайт; память данных на основе ЭСППЗУ (EEPROM) объемом от 256 байт до 4 Кбайт (число циклов стирания/записи не менее ); возможность защиты от чтения и модификации памяти программ и данных; возможность программирования непосредственно в системе через последовательные интерфейсы SPI и JTAG; возможность самопрограммирования; возможность внутрисхемной отладки в соответствии со стандартом IEEE (JTAG), а также наличие собственного однопроводного интерфейса внутрисхемной отладки debugWire; разнообразные способы синхронизации: встроенный RС-генератор с внутренней или внешней времязадающей RС-цепочкой, встроенный генератор с внешним кварцевым или пьезокерамическим резонатором, внешний сигнал синхронизации; наличие нескольких режимов пониженного энергопотребления; наличие детектора пониженного напряжения питания (Brown-Out Detector- BOD); возможность программного снижения частоты тактового генератора.
3 Характеристики процессора полностью статическая архитектура, минимальная тактовая частота равна нулю; арифметико-логическое устройство (АЛУ) подключено непосредственно к регистрам (общего назначения 32 регистра); большинство команд выполняются за один период тактового сигнала; векторная система прерываний, поддержка очереди прерываний; большое число источников прерываний (до 45 внутренних и до 32 внешних); наличие аппаратного умножителя.
4 Характеристики подсистемы ввода/вывода программное конфигурирование и выбор портов ввода/вывода; выводы могут быть запрограммированы как входные или как выходные независимо друг от друга; входные буферы с триггером Шмитта на всех выводах; имеется возможность полного отключения цифрового порта ввода/вывода от физического вывода микросхемы; на всех входах имеются индивидуально отключаемые внутренние подтягивающие резисторы сопротивлением кОм.
5 Периферийные устройства один или два 8-битных таймера/счетчика; от одного до четырех 16-битных таймеров/счетчиков; сторожевой таймер; одно- и двухканальные генераторы 8-битного ШИМ-сигнала (один из режимов работы 8-битных таймеров/счетчиков); двух- и трехканальные генераторы ШИМ-сигнала регулируемой разрядности (один из режимов работы 16-битных таймеров/счетчиков). Разрешение формируемого сигнала может составлять от 1 до 16 бит; аналоговый компаратор; многоканальный 10-битный АЦП последовательного приближения; последовательный синхронный интерфейс SPI; последовательный двухпроводный интерфейс TWI (полный аналог интерфейса I 2 С); от одного до четырех полнодуплексных универсальных синхронных/асинхронных приемо-передатчиков (USART); универсальный последовательный интерфейс USI, который может использоваться в качестве интерфейса SPI или I 2 С.
6 Выводы микроконтроллера ATmega128
7 Особенности микроконтроллера ATmega128 7 портов ввода/вывода (порты A...F 8-битные, порт G 5-битный); возможность подключения внешнего ОЗУ; два 8-битных (ТО, Т2) и два 16-битных (T1, T3) таймера/счетчика; 8 каналов ШИМ; два модуля USART и по одному модулю SPI и TWI; 8-канальный 10-битный АЦП; интерфейс JTAG.
8 Типовая схема включения
9 Питание микроконтроллера
10 Формирование тактового сигнала и сигнала внешнего сброса
11 Карта памяти 4 K$FFF*1604 K$10FF64 К$0FFFFATmega128 Объем [байт] Верхняя граница [E_END] Внешнее ОЗУ Кол-во доп регистров ввода/вывода Объем [байт] Верхняя граница [S_END] Объем [слов] Верхняя граница [F_END] Память данных (EEPROM) Память данных (ОЗУ) Память программ (FLASH) Модель
12 Регистры-указатели X, Y, Z Регистр SREG
13 Использование внешней памяти Выводы для подключения внешнего ОЗУ
14 Подключение внешнего ОЗУ к микроконтроллеру
16 Программирование внешней памяти
17 Основные возможности работы с внешней памятью Подключение двух микросхем внешней памяти разного размера и с различной скоростью работы Определение двух секторов в адресном пространстве памяти, соответствующих разным микросхемам Определение различных временных задержек для различных секторов адресного пространства Использование части линий порта С для адресации внешней памяти, оставшихся линий – для стандартного ввода/вывода
18 Способы адресации памяти данных Прямая адресация одного регистра общего назначения Прямая адресация двух регистров общего назначения
19 Способы адресации памяти данных Прямая адресация регистра ввода/вывода Прямая адресация ОЗУ
20 Простая косвенная адресация Относительная косвенная адресация Способы адресации памяти данных
21 Косвенная адресация с преддекрементом Косвенная адресация с постинкрементом Способы адресации памяти данных
Еще похожие презентации в нашем архиве:
© 2024 MyShared Inc.
All rights reserved.