Встроенные Системы Часть 5. Базовые Элементы Кафедра Информатики, мат-мех СПбГУ Copyright © 2004 Victor Vengerov vvv@oktetlabs.ruvvv@oktetlabs.ru

Презентация:



Advertisements
Похожие презентации
Встроенные Системы Часть 6. Функциональные блоки Кафедра Информатики, мат-мех СПбГУ Copyright © 2004 Victor Vengerov
Advertisements

Тема урока: ТРИГГЕР. или не не Разнообразие современных компьютеров очень велико. Но их структуры основаны на общих логических принципах, позволяющих.
Встроенные Системы Часть 3. Прерывания Кафедра Информатики, мат-мех СПбГУ Copyright © 2004 Victor Vengerov
Встроенные Системы Часть 4. Шины, память, кэш, DMA Кафедра Информатики, мат-мех СПбГУ Copyright © 2004 Victor Vengerov
Встроенные Системы Часть 7. Технология разработки и производства ИС Кафедра Информатики, мат-мех СПбГУ Copyright © 2004 Victor Vengerov
Учебный курс Введение в цифровую электронику Лекция 3 Цифровые устройства с внутренней памятью кандидат технических наук, доцент Новиков Юрий Витальевич.
ПРАВИЛА ДВОИЧНОГО СЛОЖЕНИЯ 0+0=0 0+1=1 1+0=1 1+1=10 ТАКИМ ОБРАЗОМ, ДЛЯ СУММИРОВАНИЯ ДВУХ ДВОИЧНЫХ РАЗРЯДОВ НАМ ПОНАДОБИТСЯ УСТРОЙСТВО С ДВУМЯ ВХОДАМИ.
Irina Логические элементы компьютера Логические схемы, триггеры, сумматоры.
ЛЕКЦИЯ 13 ПОДСИСТЕМЫ ДИСКРЕТНОГО ВВОДА/ВЫВОДА (ПДВВ)
ТРИГГЕРЫ Триггер это логическое устройство, способное хранить 1 бит данных. К триггерным принято относить все устройства, имеющих два устойчивых состояния.
Курсовая работа по дисциплине «Информатика» Делитель частоты на 7 на D-триггерах МИЭМ Выполнил а студентка С-14 : Свиридова А.А.
1 Лекция 3 ЭВМ – средство обработки информации. Комбинационные схемы и конечные автоматы. Информатика 2 Министерство образования и науки Российской Федерации.
ОСНОВНЫЕ УЗЛЫ ЭВМ ВОПРОСЫ 1. СИНТЕЗ АВТОМАТОВ 2. СУММАТОР 3. ТРИГГЕР 4. РЕГИСТР.
Элементная база ЭВМ Вычислительные системы, сети и телекоммуникации © МЦИТ ГУАП 2008 Элементы для обработки единичных электрических сигналов, соответствующих.
Компьютерные технологии ЭЛЕМЕНТНАЯ БАЗА ЭВМ Элементы Элементы для обработки единичных электрических сигналов, соответствующих битам информации Узлы Узлы.
10 класс. Информатика. Н. Угринович. «Информатика и информационные технологии 10-11» Логические основы устройства компьютера МОУ Шиверская СОШ 12 Работу.
ОСНОВНЫЕ УЗЛЫ ЭВМ ВОПРОСЫ 1. СУММАТОР 2. ТРИГГЕР 3. РЕГИСТР.
Вычислительные системы, сети и телекоммуникации ЭЛЕМЕНТНАЯ БАЗА ЭВМ Элементы Элементы для обработки единичных электрических сигналов, соответствующих битам.
Интерфейсы цифроаналоговых преобразователей. Цифровые интерфейсы выполняют функцию связи управляющих входов ключей ЦАП с источниками цифровых сигналов.
Триггер Триггер устройство, которое может запоминать сигналы 0 и 1, демонстрировать их, а в случае необходимости и забывать. Триггеры являются элементами.
Транксрипт:

Встроенные Системы Часть 5. Базовые Элементы Кафедра Информатики, мат-мех СПбГУ Copyright © 2004 Victor Vengerov

Генератор Частоты Тактовый генератор: Цифровые системы – дискретны. Изменение состояния цифровых систем управляется тактовым генератором. Привязка ко времени. Синхронизация событий.

Кварцевый Генератор Кварц обладает свойством сегнетоэлектрика: Механическая деформация приводит к возникновению электрического заряда. Электрический заряд приводит к механической деформации. Если к кристаллу приложить разность потенциалов, он начнет резонировать. Частота зависит от физических свойств кристалла (размера, формы, t°). Высокая точность и стабильность характеристик. Диапазон 6kHz – 75MHz.

Деление Частоты Основа – счетчик импульсов. Результат деления на степень двойки – состояние соответствующего разряда счетчика. Деление на произвольный коэффициент – сброс счетчика в 0 при достижении им значения коэффициента.

Умножение частоты - PLL Oscillator Phase Detector VCO Divider Fout PLL – Phase-Locked Loop VCO – Voltage-Controlled Oscillator – генератор частоты, управляемый напряжением Используя PLL и делитель частоты можно синтезировать требуемую частоту.

Логические Элементы и Триггеры

Логические Элементы Регистр – запоминает состояния входных сигналов по фронту, выставляет на выходе по ENB. Мультиплексор – выход соответствует входному сигналу, определяемому кодом. Декодер – выходной сигнал с номером, соответствующим кодовому слову – 1, остальные – 0.

Триггеры RS-latch: вход S (set) – устанавливает защелку, вход R (reset) – сбрасывает. Синхронная RS-защелка – состояние изменяется при наличии уровня «1» на синхронизирующем входе. Триггер – данные защелкиваются по фронту синхронизирующего сигнала.