Организация микроконтроллеров Организация связи микроконтроллеров с внешней средой и временем
Порты ввода/вывода однонаправленные порты; двунаправленные порты; порты с альтернативной функцией (мультиплексированные порты); порты с программно управляемой схемотехникой входного/выходного буфера.
Типовая схема двунаправленного порта ввода/вывода МК
Структура модуля таймера/счетчика
Основные недостатки "классического" таймера/счетчика потери времени на выполнение команд пуска и останова таймера; сложности при формировании временных интервалов, отличных от периода полного коэффициента счета, равного (Kдел/fBUS) * 2 16 ; невозможность одновременного обслуживания сразу нескольких каналов
Структурная схема канала входного захвата таймера
Структурная схема канала выходного сравнения таймера
Структура процессора событий МК семейства Intel 8xC51Fx
Модуль прерываний МК Источники внутренних запросов прерываний переполнение таймеров/счетчиков; сигналы от каналов входного захвата и выходного сравнения таймеров/счетчиков или от процессора событий; готовность памяти EEPROM; сигналы прерывания от дополнительных модулей МК, включая завершение передачи или приема информации по одному из последовательных портов и другие.