Курсовая работа по дисциплине «Информатика» Делитель частоты на 7 на D-триггерах МИЭМ Выполнил а студентка С-14 : Свиридова А.А.
Содержание курсовой работы Триггер D-триггер Асинхронный счётчик на D-триггерах Функциональная схема делителя частоты на 7 Временные диаграммы делителя частоты на 7
3 Триггер - это устройство последовательностного типа с двумя устойчивыми состояниями равновесия, предназначенное для записи и хранения информации.
По функциональным возможностям триггеры разделяют на следующие классы: - с раздельной установкой состояния 0 и 1 (RS- триггеры). Если триггер является синхронным - добавляется вход синхронизации С.; - универсальные (JK-триггеры); - с приёмом информации по одному входу D (D-триггеры, или триггеры задержки); - со счётным входом Т (Т-триггеры).
5 D-триггер запоминает состояние входа и выдаёт его на выход. D-триггеры имеют, как минимум, два входа: информационный D и синхронизации С. Условное графическое изображение D-триггера
Таблица состояний D-триггера
Счетчиками в цифровой технике называются специальные устройства, Позволяющие подсчитывать число поступивших на вход импульсов. Понятие счетчик импульсов тесно связано с понятием делитель частоты. Асинхронные счетчики на D-триггерах
Q0 f/2; Q1 f/4; Q2 f/8; Q3 f/16. Четырехкаскадный делитель частоты.
Функциональная схема делителя частоты на 7 Временные диаграммы делителя частоты на 7
Cпасибо за внимание!