Микроконтроллеры AVR семейства Mega. Регистры ввода/вывода Регистр SREG.

Презентация:



Advertisements
Похожие презентации
Микроконтроллеры AVR семейства Mega. Отличительные особенности FLASH-память программ объемом от 8 до 256 Кбайт (число циклов стирания/записи не менее.
Advertisements

Организация обмена информацией Функции устройств магистрали.
Микропроцессорная техника Лекция 7 Передача данных Микроконтроллеры серии AVR.
Микропроцессоры Архитектура ЭМП Лекция 9. Архитектура ЭМП В предыдущем параграфе мы изучили схему выводов и их назначение у типового микропроцессора.
Микропроцессорные системы ЭФУ АРХИТЕКТУРА 8-РАЗРЯДНОГО МИКРОПРОЦЕССОРА.
Организация микроконтроллеров. Классификация и структура микроконтроллеров 8-разрядные МК для встраиваемых приложений 16-ти и 32-х разрядные МК Цифровые.
Тема 2. Способы адресации и система команд МП. Непосредственная адресация Суть способа. Требуемые данные (#data ̶ непосредственный операнд, константа)
Учебный курс Принципы построения и функционирования ЭВМ Лекция 10 Типы адресации. Стеки. Процессоры. ОЗУ. профессор ГУ-ВШЭ, доктор технических наук Геннадий.
Intel архитектура IA16 Основа большинства современных компьютеров.
Основы операционных систем. Тема 4. Кооперация процессов и основные аспекты ее логической организации.
Учебный курс Принципы построения и функционирования ЭВМ Лекция 9 Методы адресации. Способы представления информации в ЭВМ. профессор ГУ-ВШЭ, доктор технических.
Определение констант для размещения их компилятором в составе инструкций языка Определение числовых констант: имя = значение PI= V_size = 5 M_size.
Микропроцессорные системы Микроконтроллер. 1.Знакомство с микроконтроллером Микроконтроллеры являются сердцем многих современных устройств и приборов,
Основы современных операционных систем Лекция 4. (C) В.О. Сафонов, 2010 Архитектура компьютерных систем.
Тема 1. Общие вопросы организации микропроцессорных систем.
Архитетура компьютерных систем. Архитектура системы команд как интерфейс между программным и аппаратным обеспечением Архитектура системы команд.
Иерархия памяти ЭВМ Быстродействие Регистры СОЗУ (КЭШ L1) СОЗУ (КЭШ L2,L3) ОЗУ Дисковая КЭШ - память Магнитные диски, RAID Оптические диски Магнитная лента.
Микропроцессорная техника Лекция 2 Микроконтроллеры серии AVR.
Программирование на Ассемблер к.т.н., доц. Красов А.В. Лекция 3 ФакультетМТС Курс3 Семестр6 Форма контролязачет Лекции14 часов Лабораторные работы12 часов.
Вторая младшая группа..
Транксрипт:

Микроконтроллеры AVR семейства Mega

Регистры ввода/вывода Регистр SREG

Использование внешней памяти Выводы для подключения внешнего ОЗУ

Подключение внешнего ОЗУ к микрокотроллеру

Временные диаграммы обращения к внешнему ОЗУ

Способы адресации памяти данных Прямая адресация одного регистра общего назначения Прямая адресация двух регистров общего назначения

Способы адресации памяти данных Прямая адресация регистра ввода/вывода Прямая адресация ОЗУ

Простая косвенная адресация Относительная косвенная адресация Способы адресации памяти данных

Косвенная адресация с преддекрементом Косвенная адресация с постинкрементом Способы адресации памяти данных

Функционирование конвейера

Стек. Инициализация ldi rl6,low(RAMEND); Загрузим в рабочий регистр ; младший байт значения out SPL,rl6 ; Инициализируем указатель стека ldi rl6,high(RAMEND) ; Загрузим в рабочий регистр ; старший байт значения out SPH,rI6 ; Инициализируем указатель стека