1 Лабораторная работа 3 МНОГОРАЗРЯДНЫЕ ДВОИЧНЫЕ СУММАТОРЫ. СЛОЖЕНИЕ ЧИСЕЛ С ФИКСИРОВАННОЙ ЗАПЯТОЙ В ОБРАТНОМ И ДОПОЛНИТЕЛЬНОМ КОДАХ Министерство образования.

Презентация:



Advertisements
Похожие презентации
1 Лабораторная работа 2 ПОСТРОЕНИЕ КОМБИНАЦИОННЫХ СХЕМ НА ЛОГИЧЕСКИХ ЭЛЕМЕНТАХ И-НЕ и ИЛИ-НЕ Министерство образования Российской Федерации Казанский государственный.
Advertisements

1 Лабораторная работа 1 ПОСТРОЕНИЕ КОМБИНАЦИОННЫХ СХЕМ НА ЛОГИЧЕСКИХ ЭЛЕМЕНТАХ Министерство образования Российской Федерации Казанский государственный.
1 Лабораторная работа 4 ТИПОВЫЕ УСТРОЙСТВА ЭВМ Министерство образования Российской Федерации Казанский государственный технический университет им. А.Н.Туполева.
Сумматор двоичных чисел. Этот элемент складывает один разряд, т.е. А и В. Их сумма S=0, и если перенос необходим в старший разряд, то это Р=1.
Использование логических устройств в вычислительной технике.
ОСНОВНЫЕ УЗЛЫ ЭВМ ВОПРОСЫ 1. СИНТЕЗ АВТОМАТОВ 2. СУММАТОР 3. ТРИГГЕР 4. РЕГИСТР.
ОСНОВНЫЕ УЗЛЫ ЭВМ ВОПРОСЫ 1. СУММАТОР 2. ТРИГГЕР 3. РЕГИСТР.
Элементная база ЭВМ Вычислительные системы, сети и телекоммуникации © МЦИТ ГУАП 2008 Элементы для обработки единичных электрических сигналов, соответствующих.
_______id381 г. Мурманск, гимназия4 Автор: Иващенко Андрей, 10А класс.
Логические основы устройства компьютера. Базовые логические элементы. Базовые логические элементы – реализуют три основные логические операции: Логический.
Компьютерные технологии ЭЛЕМЕНТНАЯ БАЗА ЭВМ Элементы Элементы для обработки единичных электрических сигналов, соответствующих битам информации Узлы Узлы.
Вычислительные системы, сети и телекоммуникации ЭЛЕМЕНТНАЯ БАЗА ЭВМ Элементы Элементы для обработки единичных электрических сигналов, соответствующих битам.
ПРАВИЛА ДВОИЧНОГО СЛОЖЕНИЯ 0+0=0 0+1=1 1+0=1 1+1=10 ТАКИМ ОБРАЗОМ, ДЛЯ СУММИРОВАНИЯ ДВУХ ДВОИЧНЫХ РАЗРЯДОВ НАМ ПОНАДОБИТСЯ УСТРОЙСТВО С ДВУМЯ ВХОДАМИ.
Типовые логические элементы. Логический элемент Преобразователи, которые могут, получая сигналы об истинности отдельных простых высказываний, обработать.
Дискретный преобразователь, который после обработки входных двоичных сигналов выдает на выходе сигнал, являющийся значением одной из логических операций,
Логические основы компьютера Автор : Разумов Е. 11 класс.
Элементная база вычислительных систем и сетей ЭЛЕМЕНТНАЯ БАЗА ЭВМ Элементы Элементы для обработки единичных электрических сигналов, соответствующих битам.
1 Лекция 3 ЭВМ – средство обработки информации. Комбинационные схемы и конечные автоматы. Информатика 2 Министерство образования и науки Российской Федерации.
Теория автоматов ЛЕКЦИЯ 5. Теория автоматов 5.1 Сложение чисел на двоичных сумматорах Сумматор - это электронная логическая схема, выполняющая суммирование.
Решение задач Логика, 10 класс. Для составления таблицы истинности необходимо: 1. Выяснить количество строк (2 n, где n – количество переменных) 2. Выяснить.
Транксрипт:

1 Лабораторная работа 3 МНОГОРАЗРЯДНЫЕ ДВОИЧНЫЕ СУММАТОРЫ. СЛОЖЕНИЕ ЧИСЕЛ С ФИКСИРОВАННОЙ ЗАПЯТОЙ В ОБРАТНОМ И ДОПОЛНИТЕЛЬНОМ КОДАХ Министерство образования Российской Федерации Казанский государственный технический университет им. А.Н.Туполева Кафедра КС

2 Цель работы: Изучение комбинационного одноразрядного и многоразрядного двоичного сумматора и сложение чисел в обратном и дополнительном кодах

3 Одноразрядный двоичный сумматор При параллельном суммировании на входы каждого разряда сумматора поступают значения цифр а и b соответствующих разрядов слагаемых и значение переноса p с младших разрядов сумматора. На выходе одноразрядного сумматора формируются значения цифры соответствующего разряда суммы S и переноса в старший разряд сумматора P

4 Таблица истинности выходов одноразрядного сумматора

5 Переключательные функции, реализующие сигнал суммы и переноса,

6 Схема одноразрядного двоичного сумматора, построенная на основе функций и

7 Схема многоразрядного (параллельного) сумматора Сумматор имеет 2n входных разрядных линий ai и bi для приема цифр слагаемых, n выходных линий Sn разрядов суммы, выход переноса Рn из старшего разряда и вход переноса р 0 на младший разряд сумматора.

8 Обозначение многоразрядных функциональных узлов

9 Содержанием работы является: 2 схемы одноразрядных двоичных сумматоров, схема 8-ми разрядного двоичного сумматора параллельного действия, построение схем с использованием программы «ЕВЕМА-2» и контроль правильности их работы. Порядок выполнения работы

10 Рекомендованная последовательность выполнения работы: - по таблице истинности одноразрядного двоичного сумматора получить выражения для сигналов суммы и переноса в булевом базисе; - набрать на компьютере комбинационную схему одноразрядного двоичного сумматора; - набрать на компьютере комбинационную схему 8-ми разрядного двоичного сумматора; - выполнить сложение заданных чисел в обратном и дополнительном кодах; - проверить правильность работы схемы, задавая на ее входах значения чисел в обратном и дополнительном кодах.

11 Cодержание отчета 1. Таблица истинности одноразрядного двоичного сумматора. 2. Схемы одноразрядных двоичных сумматоров. 3. Схема 8-ми разрядного двоичного сумматора параллельного действия. 4. Примеры сложения чисел в обратном и дополнительном кодах.

12 Задания

13

14 Контрольные вопросы 1.[А] обр = Определить число А в прямом коде 2.[А] обр = Определить число А в прямом коде 3.[А] обр = Определить число А в прямом коде 4.[А] обр = Определить число А в прямом коде 5.[А] обр = Определить число А в прямом коде 6.[A] доп = Определить число А в прямом коде 7.[A] доп = Определить число А в прямом коде 8.[A] доп = Определить число А в прямом коде 9.[A] доп = Определить число А в прямом коде 10.[A] доп = Определить число А в прямом коде